Cancellation method of Second Order Distortion and DC-Offset in Down-Conversion Mixer

무선 수신기용 Down-Conversion mixer의 2차 비선형성과 DC-Offset 제거 기법

  • 정재훈 (한양대학교 전자통신컴퓨터공학) ;
  • 황보현 (한양대학교 전자통신컴퓨터공학) ;
  • 김신녕 (한양대학교 전자통신컴퓨터공학) ;
  • 정찬영 (한양대학교 전자통신컴퓨터공학) ;
  • 이미영 (한양대학교 전자통신컴퓨터공학) ;
  • 유창식 (한양대학교 전자전기컴퓨터공학부)
  • Published : 2006.10.25

Abstract

This paper presents the method of improving second order intermodulation distortion(IMD2) and dc-offset problems in down-conversion mixer. A simple analysis reveals the IMD2 and dc-offset can be eliminated by controlling the duty cycles of local oscillator(LO) inputs. A mixer with the proposed method has been simulated with a $0.13{\mu}m$ RF CMOS technology with 5% mismatch in the load resistance, the mixer shows 2.04dBm IIP2 and 22mnV input referred DC-offset. By controlling two duty cycles of LO inputs, IIP2 and DC-offset can be improved to 38.8dBm and $777{\mu}V$, respectively.

본 논문에서는 무선 수신기용 down-conversion mixer에서 발생하는 2차 비선형과 DC-offset 문제를 향상시키는 방법을 제시하였다. 제안 된 회로에서는 간단한 수식적인 분석으로부터 2차 혼변조 왜곡 성분과 DC-offset 성분은 duty cycle 조절을 통하여 제거 될 수 있음을 알 수 있었다. 제안 된 방법을 가지고 $0.13{\mu}m$ RF CMOS 공정을 사용하여 출력 저항에 5%의 오차를 어 모의실험을 수행하여 보았다. 실험 결과 출력 저항에 5%의 오차를 주었을 때, IIP2(second-order input intercept point)와 DC-offset은 각각 2.04dBm와 22mV의 값을 가졌으나, 여기에서 제안된 방법을 통하여 IIP2는 38.8dBm로, DC-offset은 $777{\mu}V$로 각각 향상됨을 확인 할 수 있었다.

Keywords

References

  1. B. Razavi, 'Design considerations for direct conversion receivers,' IEEE Trans. Circuits ?Syst. II, vol. 44, pp.428-435, June 1997 https://doi.org/10.1109/82.592569
  2. M. T. Terrovitis and R. G. Meyer, 'Intermodulation distortion in current-commutating CMOS mixers,' IEEE Journal of Solid-State Circuits, vol. SC-21, pp. 534-537, Aug. 1986 https://doi.org/10.1109/4.871323
  3. H. Darabi and A. Abidi, 'Noise in RF-CMOS mixers: A simple physical model,' IEEE Journal of Solid-state Circuits, vol. 35, pp. 15-25, Jan. 2000 https://doi.org/10.1109/4.818916
  4. M. T. Terrovitis and R. G. Meyer, 'Noise in current-commutating CMOS mixers,' IEEE Journal of Solid-State Circuits, vol. 34, pp. 772-783, June 1998 https://doi.org/10.1109/4.766811
  5. M. Hotti, J. Ryynanen, K. Kivekas, and K. Halonen, 'An IIP2 calibration technique for direct conversion receivers,' in proceedings of IEEE international Symposium on Circuits and Systems (ISCAS), pp.257-260, May 2004
  6. K. Kivekas, A. Parssinen, and K. Halonen, 'Characterization of IIP2 and DC-Offsets in Transconductance Mixers,' IEEE Trans. on Circuits and Systems-II: Analog and Digital Signal Processing, vol. 48, pp. 1028-1038, Nov. 2002 https://doi.org/10.1109/82.982353
  7. D. Manstretta, M. Brandolini, and F. Svelto, 'Second-order intermodulation mechanisms in CMOS Downconverters,' IEEE Journal of Solid-State Circuits, vol. 38, pp. 394-400, March 2003 https://doi.org/10.1109/JSSC.2002.808310
  8. M. Ratti, J. Ryynanen, and K. Halonen, 'IIP2 calibration methods for current output mixer in direct-conversion receivers,' in proceedings of IEEE international Symposium on Circuits and Systems (ISCAS), pp. 5059-5062 May 2005 https://doi.org/10.1109/ISCAS.2005.1465771