Post-Linearization Technique of CMOS Cascode Low Noise Amplifier Using Dual Common Gate FETs

두 개의 공통 게이트 FET를 이용한 캐스코드형 CMOS 저잡음 증폭기의 후치 선형화 기법

  • Huang, Guo-Chi (School of Information and Communication Engineering, Sungkyunkwan University) ;
  • Kim, Tae-Sung (School of Information and Communication Engineering, Sungkyunkwan Univresity) ;
  • Kim, Seong-Kyun (School of Information and Communication Engineering, Sungkyunkwan University) ;
  • Kim, Byung-Sung (School of Information and Communication Engineering, Sungkyunkwan University)
  • 황과지 (성균관대학교 정보통신공학부) ;
  • 김태성 (성균관대학교 정보통신공학부) ;
  • 김성균 (성균관대학교 정보통신공학부) ;
  • 김병성 (성균관대학교 정보통신공학부)
  • Published : 2007.07.25

Abstract

A novel post-linearization technique is proposed for CMOS cascode low noise amplifier (LNA). The technique uses dual common gate FETs one of which delivers the linear currents to a load and the other one sinks the $3^{rd}$ order intermodulation currents of output currents from the common source FET. Selective current branching can be implemented in $0.18{\mu}m$ CMOS process by using a thick oxide FET as an IM3 sinker with a normal FET as a linear current buffer. A differential LNA adopting this technique is designed at 2.14GHz. The measurement results show 11dBm IIP3, 15.5dB power gain and 2.85dB noise figure consuming 12.4mA from 1.8V power supply. Compared with the LNA with turning off the IM3 sinker, the proposed technique improves the IIP3 by 7.5 dB.

본 논문은 두 개의 공통 게이트 증폭단을 사용한 캐스코형 CMOS 저잡음 증폭기의 후치 선형화 기법을 제안한다. 제안된 기법은 두 개의 공통 게이트 FET 단을 사용하며, 한 FET는 공통 소스단에서 전달된 전류 성분 중 선형 전류 성분만을 부하에 전달하고, 다른 한 단은 3차 혼변조 전류를 흡수하도록 동작한다. 선형 전류 성분과 혼변조 전류 성분을 선택적으로 분류하기 위해 $0.18{\mu}m$ CMOS 공정에서 제공되는 후막 (thick oxide) FET를 혼변조 전류 흡수용 FET로, 박막 (thin oxide) FET를 선형 전류 버퍼로 사용하였다. 제안된 방법을 검증하기 위해 $0.18{\mu}m$ CMOS 공정을 이용하여 2.14GHz에서 동작하는 저잡음 증폭기를 설계하였다. 제작된 차동 증폭기는 1.8V 전원에서 12.4mA를 소모하며, 측정 결과로 11 dBm IIP3, 15.5 dB 전력이득, 그리고 2.85 dB 잡음지수를 특성을 얻었다. 이는 후치 선형화가 없는 회로에 비해 7.5dB의 $IIP_{3}$ 개선된 결과이다.

Keywords

References

  1. Behzad Razavi, RF Microelectronics, Prentice Hall, Inc., 1998
  2. T. Kim, B. Kim, and K. Lee, 'Highly linear receiver front-end adopting MOSFET transconductance linearization by multiple gated transistors,' IEEE J. Solid-State Circuits, vol. 39, no. 1, pp. 223-229, Jan. 2004 https://doi.org/10.1109/JSSC.2003.820843
  3. V. Aparin and L. E. Larson, 'Modified derivative superposition method for linearizing FET low noise amplifiers,' IEEE Trans. Microw. Theory Tech., vol. 53, no. 2, pp. 571-581, Feb. 2005 https://doi.org/10.1109/TMTT.2004.840635
  4. D. K. Shaeffer and T. H. Lee, The Design and Implementation of Low-Power CMOS Radio Receivers, Norwell, MA: Kluwer, 1999
  5. P. Andreani and H. Sjoland, 'Noise optimization of an inductively degenerated CMOS low noise amplifier,' IEEE Trans. Circuits Syst., vol. 48, no. 9, pp. 835–841, Sep. 2001
  6. Tae-Sung Kim and Byung-Sung Kim, 'Post-Linearization of Cascode CMOS Low Noise Amplifier Using Folded PMOS IMD Sinker,' IEEE MWCL, vol. 16, no. 4, April, 2006
  7. A. A. Abidi and J. C. Leete, 'De-embedding the noise figure of differential amplifiers', IEEE J. Solid-State Circuits, pp. 882-885, 1999