A Hierarchical RAM Simulation Model Framework

계층적 RAM 시뮬레이션 모델 프레임워크

  • 김혜령 (국방대학교 국방과학부) ;
  • 최상영 (국방대학교 국방과학부)
  • Received : 2009.10.09
  • Accepted : 2010.01.08
  • Published : 2010.01.05

Abstract

In this paper, we propose a hierarchical RAM simulation model framework which are used to analyze the RAM specifications on the concept refinement phase. The hierarchical RAM simulation model framework consists of RAM simulation models, class library and each model's input and output data lists. The hierarchical RAM simulation models are co-operated with 3 kinds of model - type I, II, III. Type I, II models are used to analyze the target operational availability and Type III is used to establish the initial RAM specifications. Each model's input and output data lists are defined by considering each model's purpose of RAM analysis. The class library is arranged with each model's classes for implementing the hierarchical simulation models. The proposed framework may be applied for executing the RAM activities effectively.

Keywords

References

  1. 최상영, "객체지향 TPN 시뮬레이션 기본 클라스 설계", 국방대학교 연구보고서, 1994.
  2. 고순주, 최상영, "무기체계 RAM 이론과 응용", 국방대학교 교재, 1995. 10.
  3. 최상영, 김혜령, "RAM 목표값 설정을 위한 시뮬레이션 모델 아키텍처 연구", 국방과학기술, 제1권 제2호, 국방과학기술연구정보센터, pp. 99-108, 2008. 12.
  4. 전병선, 객체지향 CBD 개발 방법론, 영진닷컴, p. 18, 2005.
  5. 정일한, 박삼준, "무기체계 RAM 시뮬레이션의 정확도 향상을 위한 요소별 영향 분석", 한국군사과학기술학회지, 제11권 제6호, pp. 102-115, 2008. 12.
  6. 이한규, "미래형 전차의 RAM 목표값 설정에 관한 연구", 석사학위 논문, 군사과학대학원, 2000. 1.
  7. 하형호, "군 기동장비 가용도 분석을 통한 장비 교체시기 결정에 관한 연구", 석사학위 논문, 국방대학교, 2003. 12.
  8. 박상곤, "해군 함대 수리창에서의 함정 운용가용도 영향 요인 분석", 석사학위 논문, 국방대학교, 2005. 12.
  9. TRADOC/AMP-P Pamphlet 70-11, "RAM Rationale Report Handbook", 1999.
  10. Gammar, Helm, Johnson, Vlissides, "Design Patterns", Addison-Wesley, Boston, pp. 33-51, 1995.
  11. Christos G. Cassandras, "Discrete Event Systems : Modeling and Performance Analysis", IRWIN, Boston, pp. 89-129, 1993.