DOI QR코드

DOI QR Code

A Design of a Reconfigurable 4th Order ΣΔ Modulator Using Two Op-amps

2개의 증폭기를 이용한 가변 구조 형의 4차 델타 시그마 변조기

  • Received : 2014.12.29
  • Accepted : 2015.04.23
  • Published : 2015.05.25

Abstract

In this paper, in order to design the A / D converter with a high resolution of 14 bits or more for the biological signal processing, CMOS delta sigma modulator that is a 1.8V power supply voltage - were designed. we propose a new structure of The fourth order delta-sigma modulator that needs four op amps but we use only two op amps. By using a time -interleaving technique, we can re-construct the circuit and reuse the op amps. Also, we proposed a KT/C noise reduction circuit to reduce the thermal noise from a noisy resistor. We adjust the size of sampling capacitor between sampling time and integrating time, so we can reduce almost a half of KT/C noise. The measurement results of the chip is fabricated using a Magna 0.18um CMOS n-well1 poly 6 metal process. Power consumption is $828{\mu}W$ from a 1.8V supply voltage. The peak SNDR is measured as a 75.7dB and 81.3dB of DR at 1kHz input frequency and 256kHz sampling frequency. Measurement results show that KT/C noise reduction circuit enhance the 3dB of SNDR. FOM of the circuit is calculated to be 142dB and 41pJ / step.

본 논문에서는 생체 신호 처리를 위한 14비트 이상의 고 해상도를 갖는 A/D 변환기 설계를 위하여 공급 전압이 1.8V인 CMOS 델타-시그마 변조기를 설계하였다. 본 논문에서 제안하는 4차 델타 시그마 변환기는 타임 인터리빙 기술을 이용하여 회로를 시간에 따라 재구성해 연산증폭기를 재사용하는 구조를 통해 차수에 따라 4개의 연산증폭기가 필요한 회로를 2개의 연산증폭기 만으로 구동 시켰다. 또한 스위치드 커패시터 적분기 구조상의 특징인 샘플링 시간과 적분 시간의 동작에 따라 샘플링 커패시터의 크기를 조절함으로서 저항 성분으로부터 발생하는 열잡음인 KT/C 잡음을 감소시킬 수 있는 회로를 제안하였다. 제안한 델타-시그마 변조기는 Magna 0.18um CMOS n-well 1 폴리 6메탈 공정을 이용하여 제작되었으며 제작된 칩의 측정 결과 전력소모는 1.8V 전원 전압에서 $828{\mu}W$이고 샘플링 및 입력 주파수가 256KHz, 1KHz일 때 최대 SNDR은 75.7dB, DR은 81.3dB로 측정되었다. KT/C 잡음 저감 회로가 적용되지 않은 회로에서는 최대 SNDR이 72.1dB 로 측정되어 KT/C 잡음 저감 회로가 적용되었을 때 약 3dB정도의 성능 향상을 나타내었다. 회로의 FOM은 41pJ/step과 142dB로 계산되었다.

Keywords

References

  1. Zhenglin Yang, Libin Yao, Yong Lian, "A 0.5-V $35-{\mu}W$ 85-dB DR Double-Sampled ${\Delta}{\Sigma}$ Modulator for Audio Applications" JSSC, vol.47, pp. 722-735, 2012.
  2. H.D. Roh, H. J. Kim, Y. K. Choi, J. J. Roh, Y. G. Kim, J. K. Kwon, "A 0.6-V Delta?Sigma Modulator With Subthreshold-Leakage Suppression Switches" Circuits and Systems II, vol. 56, pp. 825-829, 2010.
  3. Bonizzoni, E. ; Perez, A.P. ; Maloberti, F. ; Garcia-Andrade, M. "Third-order ${\Sigma}{\Delta}$ modulator with 61-dB SNR and 6-MHz bandwidth consuming 6 mW", analg Integr.Circuits Signal Process, vol. 66, no. 3, pp. 381-388, Sep. 2010.
  4. Pena-Perez, A, Bonizzoni, E, Maloberti, F. "A 88-dB DR, 84-dB SNDR Very Low-Power Single Op-Amp Third-Order ${\Sigma}{\Delta}$ Modulator" JSSC, vol. 47, pp. 2107-2118.
  5. R. Schreier, G. C. Temes. "Understanding Delta-Sigma Data Converters" New-York, Wiley-IEEE Press 2005.
  6. P. J. Quinn, Arthur H.M.Van Roermund "Switched-Capacitor Techniques for High- Accuracy Filter and ADC design" Dordrecht, Springer 2007.
  7. Y.K. Choi, J.J. Roh, H. D. Roh, H. S. Nam, S. J. Lee, "A 99-dB DR Fourth-Order Delta?Sigma Modulator for 20-kHz Bandwidth Sensor Applications",Instrumentation and Measurement , vol. 58, pp. 2264-2274, 2009. https://doi.org/10.1109/TIM.2009.2013910
  8. Zeller, S. ; Muenker, C.; Weigel, R. ; Ussmueller, U., "A 0.039 mm ^2 Inverter-Based 1.82 mW 68.6-dB-SNDR 10 MHz-BW CT-\Sigma \Delta -ADC in 65 nm CMOS Using Power- and Area-Efficient Design Techniques", JSSC, vol.49, pp. 1548-1560